Mikroprocesszoros rendszerek tervez�se FPGA-val
A k�pz�s c�lcsoportja
Komplex, mikroprocesszoros rendszerek tervez�se ir�nt �rdekl�d�k.
A k�pz�s sor�n megszerezhet� kompetencia
A nagy kapacit�s� FPGA �ramk�r�k kedvez� lehet�s�get k�n�lnak komplex, (ak�r t�bb) processzort tartalmaz� digit�lis rendszerek integr�lt megval�s�t�s�ra. A k�pz�s sor�n a r�sztvev�k megismerkednek az ilyen fel�p�t�s� rendszerek �ltal�nos tulajdons�gaival, az �ramk�r�n bel�li buszrendszerek szerep�vel, �s alkalmaz�si p�ld�kon kereszt�l a Xilinx c�g �ltal k�n�lt �n. soft-core (MicroBlaze), illetve hard-core (PowerPC) processzoros rendszerekkel, a teljes rendszer hardver �s szoftver specifik�ci�j�val, tervez�s�vel, valamint a saj�t perif�ri�k tervez�s�nek, illeszt�s�nek menet�vel
A k�pz�sbe val� bekapcsol�d�s �s r�szv�tel felt�telei
A k�pz�sbe val� bekapcsol�d�s minimum felt�tele kor�bbi tapasztalatok digit�lis rendszerek, mikroprocesszorok alkalmaz�sa ter�let�n.
Tervezett k�pz�si id�
�rasz�m: 21 �ra
A k�pz�s m�dszerei
Csoportos k�pz�s: el�ad�s �s gyakorlat
A tananyag egys�gei (moduljai), azok c�lja, tartalma, terjedelme
A modul c�me |
C�lja |
Tartalma |
Terjedelme (�ra) |
Bevezet�s |
Mikroprocesszoros rendszerek �ltal�nos ismertet�se. |
Processzorok �ltal�nos fel�p�t�se, minim�lisan sz�ks�ges
perif�ri�k. Ny�lt forr�sk�d� megold�sok, �ltal�nos buszrendszerek. |
2 |
Xilinx be�gyazott processzorok �s buszrendszereik |
A MicroBlaze �s PowerPC processzorok, valamint buszrendszereik megismer�se |
MicroBlaze �s PowerPC fel�p�t�se. LMB, OPB, PLB, OCM buszok |
4 |
Xilinx EDK - HW k�rnyezet |
A Xilinx EDK haszn�lata a HW tervez�s�hez |
EDK ismertet�s. Be�p�tett perif�ri�k haszn�lata. Saj�t perif�ria illeszt�se |
7 |
Xilinx EDK - SW fejleszt�s |
Xilinx EDK �s SDK haszn�lata a SW fejleszt�sben |
SW fejleszt�s EDK �s SDK alatt. SW fejleszt�s, hibakeres�s. |
6 |
Vizsga |
A tanfolyam lez�r�sa |
A tanfolyam alatt megszerzett ismeretek ellen�rz�se |
2 |
Bibliogr�fia:
Saj�t k�sz�t�s� oktat�si seg�dlet:
Dr. Feh�r B�la, Sz�nt� P�ter: Mikroprocesszoros rendszerek tervez�se FPGA-val,
V�zlat (K�zirat). 2007.
A tanfolyam el�ad�i:
Dr. Feh�r B�la docens BME MIT
Sz�nt� P�ter tan�rseg�d BME MIT
Maxim�lis csoportl�tsz�m
10 f�
A r�sztvev�k teljes�tm�ny�t �rt�kel� rendszer
A tanfolyamot lez�r� �r�sbeli vizsga.
A k�pz�sr�l, illetve a k�pz�s egyes egys�geinek (moduljainak) elv�gz�s�r�l sz�l� igazol�s kiad�s�nak felt�telei
A modulok elv�gz�se �n�ll�an nem igazolhat�. A vizsg�t sikeresen teljes�t�k min�s�tett tanfolyami bizony�tv�nyt kapnak.
A k�pz�si program v�grehajt�s�hoz sz�ks�ges szem�lyi �s t�rgyi felt�telek, ezek biztos�t�s�nak m�dja
Szem�lyi felt�telek: el�ad�, gyakorlatvezet�, k�pz�si adminisztr�tor.
T�rgyi felt�telek: az el�ad�sokhoz kivet�t� �s megfelel� el�ad�terem. A gyakorlati r�szekhez: tervez�shez �s realiz�ci�hoz haszn�lhat� szoftver �s hardver eszk�z�k.
A M�r�stechnika �s Inform�ci�s Rendszerek Tansz�k biztos�tja mind a szem�lyi, mind a t�rgyi felt�teleket.
Kapcsolat (n�v, telefon, fax, e-mail)
M�r�stechnika �s Inform�ci�s Rendszerek Tansz�k
A kurzus ind�t�s�nak legk�zelebbi id�pontja
A megrendel�kkel val� megegyez�s szerint.
�ra
A megrendel�kkel val� megegyez�s szerint.
Jelentkez�s m�dja
E-mailben (szakkepzes@mit.bme.hu), faxon ((1) 463-4112), telefonon ((1) 463-2057).
K�pz�shez tartoz� dokumentumok
-
K�pz�si t�j�koztat�,
-
Feln�ttk�pz�si szerz�d�s minta,
-
Jelentkez�si lap nyomtatv�ny
|
|